Forschungsbereich
Electronic Design Automation (EDA)

Leitung: Prof. Dr.-Ing. Jürgen Scheible

Bei unseren Forschungsthemen konzentrieren wir uns auf methodische Verbesserungen des Entwurfsflusses für analoge Schaltkreise. Einen Schwerpunkt bildet die automatisierte Erstellung von Schaltplänen und Layouts unter Berücksichtigung von Constraints. Dabei verfolgen wir das Ziel, den Automatismen auch das menschliche Erfahrungswissen zugänglich zu machen. Die Implementierung der entwickelten Verfahren erfolgt auf einer Designumgebung der Firma Cadence. Das rbz ist Mitglied im Cadence Academic Network, das diese Aktivitäten maßgeblich unterstützt.

Weitere Mitgliedschaften:

EDA Tools

Basierend auf fundierter Industrieerfahrung sind aus unseren Foschungsaktivitäten auch komplette Tools hervorgegangen, welche wir Ihnen anbieten können.

Ausgewählte Veröffentlichungen - Selected Papers


J. Scheible, J. Lienig:
Automation of Analog IC Layout – Challenges and Solutions; Proc. of Int. Symp. on Physical Design (ISPD'15), 29.03.-1.4.2015, Monterey, CA, USA, pp. 33-40, (invited paper), DOI, PDF.


S. Bigalke, J. Lienig,, G. Jerke, J. Scheible, R. Jancke:
The Need and Opportunities of Electromigration-Aware Integrated Circuit Design; Proc. of the IEEE/ACM Int. Conf. on Computer-Aided Design (ICCAD '18), San Diego, CA, USA, 05.-08.11.2018, (invited paper), DOI , PDF.


F. Leber, J. Scheible:
A Procedural Approach to Automate the Manual Design Process in Analog Integrated Circuit Design; GMM-Fachbericht 91, 16. GMM/ITG-Fachtagung ANALOG 2018, München, Germany, 12.-14.09.2018, pp. 175-180, (also to be published in IEEE Xplore),  PDF .


A. Hald, P. Herzogenrath, J. Scheible, J. Lienig, J. Seelhorst, P. Brandl:
Full custom MEMS design: A new method for the analysis of motion-dependent parasitics; Integration, the VLSI Journal 63 (2018), Elsevier, pp. 362-372, DOI, free download.


A. Gerlach, T. Rosahl, F.-T. Eitrich, J. Scheible:
A generic topology selection method for analog circuits with embedded circuit sizing demonstrated on the OTA example; Conf. for Design and Test in Europe, DATE 2017, 27.-31.03.2017, Lausanne, Switzerland, pp. 898-901. PDF, DOI


A. Hald, J. Seelhorst, P. Herzogenrath, J. Scheible, J. Lienig:
A New Method for the Analysis of Movement Dependent Parasitics in Full Custom Designed MEMS Sensors; Proc. of the 14th Int. Conf. on Synthesis, Modeling, Analysis and Simulation Methods and Applications to Circuit Design (SMACD 2017), Giardini Naxos - Taormina, Italy, 12.-15.06.2017, ISBN 978-1-5090-5051-2. PDF, EDA Competition Award.


F. Leber, J. Scheible:
SKILL Application Manager (SAM) - Simplify Your Software Development in Virtuoso; Proc. of Cadence User Conference "CDNLive EMEA 2017", München, 15.-17.05.2017, Beitrag AC12 (Academic Track), PDF, Proceedings, Best Presentation Award.


A. Hald, J. Seelhorst, M. Reimann, J. Scheible, J. Lienig:
A Novel Polygon-Based Circuit Extraction Algorithm for Full Custom Designed MEMS Sensors; Proc. of the 13th Int. Conf. on Synthesis, Modeling, Analysis and Simulation Methods and Applications to Circuit Design (SMACD 2016), Lisbon, Portugal, 27.-30.06.2016. PDF, DOI, EDA Competition Award


M. Greif, D. Marolt, J. Scheible:
gPCDS: An Interactive Tool for Creating Schematic Module Generators in Analog IC Design; Proc. of the 12th Conf. on Ph.D. Research in Microelectronics and Electronics (PRIME 2016), Lisbon, Portugal, 27.-30.06.2016. PDF, DOI


D. Marolt, J. Scheible, G. Jerke, V. Marolt:
SWARM: A Multi-agent System for Layout Automation in Analog Integrated Circuit Design; Proc. of 10th KES Int Conf., KES-AMSTA 2016, Puerto de la Cruz, Tenerife, Spain, June 2016, in G. Jezic et al. (eds.): "Agent and Multi-Agent Systems: Technology and Applications, Smart Innovation, Systems and Technologies 58", pp. 15-31, Springer, ISBN: 978-3-319-39882-2, Free Download.


D. Marolt, J. Scheible, G. Jerke, V. Marolt:
SWARM: A self-organization approach for layout automation in analog IC design; Int. Journal of Electronics and Electrical Engineering (IJEEE), 2016, Vol. 4 (5), pp. 374-385. DOI


C.C. Jung, J. Scheible:
Heat Generation in Bond Wires; IEEE Transactions on Components, Packaging and Manufacturing Technology, Okt. 2015, Vol. 5 (10), ISSN: 2156-3950, pp. 1465-1476, dx.doi.org/10.1109/TCPMT.2015.2429743.


D. Marolt, J. Scheible, G. Jerke, V. Marolt:
SWARM: A Self-organization Approach for Layout Automation in Analog IC Design; 8th Int. Conf. on Computer and Electrical Engineering (ICCEE 2015), 12.-13.10.2015, Paris, Frankreich. Excellent Paper Award.


J. Scheible:
Constraint driven Design - Eine Wegskizze zum analogen Designflow der nächsten Generation; In G. Forster (Hrsg.) "Mikroelektronik", Hochschule Ulm, Juli 2013, ISBN 978-3-9810998-6-7, pp. 31-36.


G. Jerke, J. Lienig, J. Scheible:
Reliability-Driven Layout Decompaction for Electromigration Failure Avoidance in Complex Mixed-Signal IC Designs; Proc. of Design Automation Conference (DAC 2004), 07.-11.07.2004 in San Diego, USA, pp. 181-184.


Liste aller Veröffentlichung (all papers).

Lehre

Aus dem Forschungsbereich Electronic Design Automation werden folgende Lehrveranstaltungen angeboten:

Weitere Informationen zu diesen Lehrveranstaltungen in Lehre, sowie allgemeine Informationen in Masterstudiengang Leistungs- und Mikroelektronik.